__STWRST L DW#16#0000F000 INVI __ASSERT== __ACCU 1, DW#16#00000FFF __STWRST L DW#16#FFFFF000 INVI __ASSERT== __ACCU 1, DW#16#FFFF0FFF __STWRST L DW#16#0000F000 INVD __ASSERT== __ACCU 1, DW#16#FFFF0FFF __STWRST L DW#16#FFFFF000 INVD __ASSERT== __ACCU 1, DW#16#00000FFF __STWRST L DW#16#0000F000 NEGI __ASSERT== __ACCU 1, DW#16#00001000 __ASSERT== __STW A0, 0 __ASSERT== __STW A1, 1 __ASSERT== __STW OV, 0 __ASSERT== __STW OS, 0 __STWRST L DW#16#FFFFF000 NEGI __ASSERT== __ACCU 1, DW#16#FFFF1000 __ASSERT== __STW A0, 0 __ASSERT== __STW A1, 1 __ASSERT== __STW OV, 0 __ASSERT== __STW OS, 0 __STWRST L -32768 NEGI __ASSERT== __ACCU 1, DW#16#00008000 __ASSERT== __STW A0, 1 __ASSERT== __STW A1, 0 __ASSERT== __STW OV, 1 __ASSERT== __STW OS, 1 __STWRST L 0 NEGI __ASSERT== __ACCU 1, DW#16#00000000 __ASSERT== __STW A0, 0 __ASSERT== __STW A1, 0 __ASSERT== __STW OV, 0 __ASSERT== __STW OS, 0 __STWRST L DW#16#0000F000 NEGD __ASSERT== __ACCU 1, DW#16#FFFF1000 __ASSERT== __STW A0, 1 __ASSERT== __STW A1, 0 __ASSERT== __STW OV, 0 __ASSERT== __STW OS, 0 __STWRST L DW#16#FFFFF000 NEGD __ASSERT== __ACCU 1, DW#16#00001000 __ASSERT== __STW A0, 0 __ASSERT== __STW A1, 1 __ASSERT== __STW OV, 0 __ASSERT== __STW OS, 0 __STWRST L L#-2147483648 NEGD __ASSERT== __ACCU 1, DW#16#80000000 __ASSERT== __STW A0, 1 __ASSERT== __STW A1, 0 __ASSERT== __STW OV, 1 __ASSERT== __STW OS, 1 __STWRST L L#0 NEGD __ASSERT== __ACCU 1, DW#16#00000000 __ASSERT== __STW A0, 0 __ASSERT== __STW A1, 0 __ASSERT== __STW OV, 0 __ASSERT== __STW OS, 0 CALL SFC 46 // STOP CPU