summaryrefslogtreecommitdiffstats
path: root/tests/insn_ARITH_R.awl
blob: d10be16796cf39d0da4b0eb4445ceeb1a3c621a6 (plain)
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
101
102
103
104
105
106
107
108
109
110
111
112
113
114
115
116
117
118
119
120
121
122
123
124
125
126
127
128
129
130
131
132
133
134
135
136
137
138
139
140
141
142
	__STWRST
	L		1.0
	L		1.0
	+R
	__ASSERT==	__ACCU 1,	2.0
	__ASSERT==	__ACCU 1,	DW#16#40000000
	__ASSERT==	__STW A1,	1
	__ASSERT==	__STW A0,	0
	__ASSERT==	__STW OV,	0
	__ASSERT==	__STW OS,	0


	__STWRST
	L		1.0
	L		-1.0
	+R
	__ASSERT==	__ACCU 1,	0.0
	__ASSERT==	__ACCU 1,	0
	__ASSERT==	__STW A1,	0
	__ASSERT==	__STW A0,	0
	__ASSERT==	__STW OV,	0
	__ASSERT==	__STW OS,	0


	__STWRST
	L		-1.0
	L		-1.0
	+R
	__ASSERT==	__ACCU 1,	-2.0
	__ASSERT==	__ACCU 1,	DW#16#C0000000
	__ASSERT==	__STW A1,	0
	__ASSERT==	__STW A0,	1
	__ASSERT==	__STW OV,	0
	__ASSERT==	__STW OS,	0


	__STWRST
	L		1.0
	L		1.0
	-R
	__ASSERT==	__ACCU 1,	0.0
	__ASSERT==	__ACCU 1,	DW#16#00000000
	__ASSERT==	__STW A1,	0
	__ASSERT==	__STW A0,	0
	__ASSERT==	__STW OV,	0
	__ASSERT==	__STW OS,	0


	__STWRST
	L		1.0
	L		-1.0
	-R
	__ASSERT==	__ACCU 1,	2.0
	__ASSERT==	__ACCU 1,	DW#16#40000000
	__ASSERT==	__STW A1,	1
	__ASSERT==	__STW A0,	0
	__ASSERT==	__STW OV,	0
	__ASSERT==	__STW OS,	0


	__STWRST
	L		-1.0
	L		-1.0
	-R
	__ASSERT==	__ACCU 1,	0.0
	__ASSERT==	__ACCU 1,	DW#16#00000000
	__ASSERT==	__STW A1,	0
	__ASSERT==	__STW A0,	0
	__ASSERT==	__STW OV,	0
	__ASSERT==	__STW OS,	0


	__STWRST
	L		3.0
	L		2.0
	*R
	__ASSERT==	__ACCU 1,	6.0
	__ASSERT==	__ACCU 1,	DW#16#40C00000
	__ASSERT==	__STW A1,	1
	__ASSERT==	__STW A0,	0
	__ASSERT==	__STW OV,	0
	__ASSERT==	__STW OS,	0


	__STWRST
	L		3.0
	L		-2.0
	*R
	__ASSERT==	__ACCU 1,	-6.0
	__ASSERT==	__ACCU 1,	DW#16#C0C00000
	__ASSERT==	__STW A1,	0
	__ASSERT==	__STW A0,	1
	__ASSERT==	__STW OV,	0
	__ASSERT==	__STW OS,	0


	__STWRST
	L		-3.0
	L		-2.0
	*R
	__ASSERT==	__ACCU 1,	6.0
	__ASSERT==	__ACCU 1,	DW#16#40C00000
	__ASSERT==	__STW A1,	1
	__ASSERT==	__STW A0,	0
	__ASSERT==	__STW OV,	0
	__ASSERT==	__STW OS,	0


	__STWRST
	L		3.0
	L		2.0
	/R
	__ASSERT==	__ACCU 1,	1.5
	__ASSERT==	__ACCU 1,	DW#16#3FC00000
	__ASSERT==	__STW A1,	1
	__ASSERT==	__STW A0,	0
	__ASSERT==	__STW OV,	0
	__ASSERT==	__STW OS,	0


	__STWRST
	L		3.0
	L		-2.0
	/R
	__ASSERT==	__ACCU 1,	-1.5
	__ASSERT==	__ACCU 1,	DW#16#BFC00000
	__ASSERT==	__STW A1,	0
	__ASSERT==	__STW A0,	1
	__ASSERT==	__STW OV,	0
	__ASSERT==	__STW OS,	0


	__STWRST
	L		-3.0
	L		-2.0
	/R
	__ASSERT==	__ACCU 1,	1.5
	__ASSERT==	__ACCU 1,	DW#16#3FC00000
	__ASSERT==	__STW A1,	1
	__ASSERT==	__STW A0,	0
	__ASSERT==	__STW OV,	0
	__ASSERT==	__STW OS,	0
bues.ch cgit interface