aboutsummaryrefslogtreecommitdiffstats
path: root/tests/200-datatypes/anypointer.awl
blob: 24307e978360b6620256e30e079add23faedc90d (plain)
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
101
102
103
104
105
106
107
108
109
110
111
112
113
114
115
116
117
118
119
120
121
122
123
124
125
126
127
128
129
130
131
132
133
134
135
136
137
138
139
140
141
142
143
144
145
146
147
148
149
150
151
152
153
154
155
156
157
158
159
160
161
162
163
164
165
166
167
168
169
170
171
172
173
174
175
176
177
178
179
180
181
182
183
184
185
186
187
188
189
190
191
192
193
194
195
196
197
198
199
200
201
202
203
204
205
206
207
208
209
210
211
212
213
214
215
216
217
218
219
220
221
222
223
224
225
226
227
228
229
230
231
232
233
234
235
236
237
238
239
240
241
242
243
244
245
246
247
248
249
250
251
252
253
254
255
256
257
258
259
260
261
262
263
264
265
266
267
268
269
270
271
272
273
274
275
276
277
278
279
280
281
282
283
284
285
286
287
288
289
290
291
292
293
294
295
296
297
298
299
300
301
302
303
304
305
306
307
308
309
310
311
312
313
314
315
316
317
318
319
320
321
322
323
324
325
326
327
328
329
330
331
332
333
334
335
336
337
338
339
340
341
342
343
344
345
346
347
348
349
350
351
352
353
354
355
356
357
358
359
360
361
362
363
364
365
366
367
368
369
370
371
372
373
374
375
376
377
378
379
380
381
382
383
384
385
386
387
388
389
390
391
392
393
394
395
396
397
398
399
400
401
402
403
404
405
406
407
408
409
410
411
412
413
414
415
416
417
418
419
420
421
422
423
424
ORGANIZATION_BLOCK OB 1
BEGIN
	// Check ANY pointer parameters
	CALL		FC 1 (
		FCANY1		:= P#M 10.0 BYTE 7,
		FCANY2		:= P#M 11.1 BOOL 13,
		FCANY3		:= M 12.2,
		FCANY4		:= P#DB50.DBX 10.0 DWORD 8,
		FCANY5		:= DB50.DBD 10,
		FCANY6		:= P#DBX 20.2 WORD 7,
		FCANY7		:= DB100.DBVAR2[2].V2,
		FCANY8		:= P#DB100.DBVAR2[2].V2, // awlsim extension
		FCANY9		:= P#DB100.DBVAR3, // awlsim extension
		FCANY10		:= P#DB100.DBVAR4, // awlsim extension
		FCOUTANY1	:= M 98.1,
		RET_VAL		:= A 97.6,
	)
	CALL		FB 1, DB 1 (
		FBANY1		:= P#M 10.0 BYTE 7,
		FBANY2		:= P#M 11.1 BOOL 13,
		FBANY3		:= M 12.2,
		FBANY4		:= P#DB50.DBX 10.0 DWORD 8,
		FBANY5		:= DB50.DBD 10,
		FBANY6		:= P#DBX 20.2 WORD 7,
		FBANY7		:= DB100.DBVAR2[2].V2,
		FBANY8		:= P#DB100.DBVAR2[2].V2, // awlsim extension
		FBANY9		:= P#DB100.DBVAR3, // awlsim extension
		FBANY10		:= P#DB100.DBVAR4, // awlsim extension
	)


	CALL SFC 46 // STOP CPU
END_ORGANIZATION_BLOCK


DATA_BLOCK DB 100
	STRUCT
		DBVAR1		: INT;
		DBVAR2		: ARRAY[1 .. 6] of STRUCT
			V1	: INT;
			V2	: INT;
		END_STRUCT;
		DBVAR3		: ARRAY[1 .. 4] of STRUCT
			A1	: INT;
		END_STRUCT
		DBVAR4		: ARRAY[1 .. 8] of BYTE;
	END_STRUCT;
BEGIN
END_DATA_BLOCK


FUNCTION FC 1 : ANY
	VAR_INPUT
		FCANY1		: ANY;
		FCANY2		: ANY;
		FCANY3		: ANY;
		FCANY4		: ANY;
		FCANY5		: ANY;
		FCANY6		: ANY;
		FCANY7		: ANY;
		FCANY8		: ANY;
		FCANY9		: ANY;
		FCANY10		: ANY;
	END_VAR
	VAR_OUTPUT
		FCOUTANY1	: ANY;
	END_VAR
BEGIN
	L		P##FCANY1
	LAR1
	UD		DW#16#FF000000
	__ASSERT==	__ACCU 1,	DW#16#87000000
	L		B [AR1, P#0.0]
	__ASSERT==	__ACCU 1,	B#16#10	// S7
	L		B [AR1, P#1.0]
	__ASSERT==	__ACCU 1,	B#16#02	// BYTE
	L		W [AR1, P#2.0]
	__ASSERT==	__ACCU 1,	7	// count
	L		W [AR1, P#4.0]
	__ASSERT==	__ACCU 1,	0	// DB
	L		D [AR1, P#6.0]
	__ASSERT==	__ACCU 1,	P#M 10.0

	L		P##FCANY2
	LAR1
	UD		DW#16#FF000000
	__ASSERT==	__ACCU 1,	DW#16#87000000
	L		B [AR1, P#0.0]
	__ASSERT==	__ACCU 1,	B#16#10	// S7
	L		B [AR1, P#1.0]
	__ASSERT==	__ACCU 1,	B#16#01	// BOOL
	L		W [AR1, P#2.0]
	__ASSERT==	__ACCU 1,	13	// count
	L		W [AR1, P#4.0]
	__ASSERT==	__ACCU 1,	0	// DB
	L		D [AR1, P#6.0]
	__ASSERT==	__ACCU 1,	P#M 11.1

	L		P##FCANY3
	LAR1
	UD		DW#16#FF000000
	__ASSERT==	__ACCU 1,	DW#16#87000000
	L		B [AR1, P#0.0]
	__ASSERT==	__ACCU 1,	B#16#10	// S7
	L		B [AR1, P#1.0]
	__ASSERT==	__ACCU 1,	B#16#01	// BOOL
	L		W [AR1, P#2.0]
	__ASSERT==	__ACCU 1,	1	// count
	L		W [AR1, P#4.0]
	__ASSERT==	__ACCU 1,	0	// DB
	L		D [AR1, P#6.0]
	__ASSERT==	__ACCU 1,	P#M 12.2

	L		P##FCANY4
	LAR1
	UD		DW#16#FF000000
	__ASSERT==	__ACCU 1,	DW#16#87000000
	L		B [AR1, P#0.0]
	__ASSERT==	__ACCU 1,	B#16#10	// S7
	L		B [AR1, P#1.0]
	__ASSERT==	__ACCU 1,	B#16#06	// DWORD
	L		W [AR1, P#2.0]
	__ASSERT==	__ACCU 1,	8	// count
	L		W [AR1, P#4.0]
	__ASSERT==	__ACCU 1,	50	// DB
	L		D [AR1, P#6.0]
	__ASSERT==	__ACCU 1,	P#DBX 10.0

	L		P##FCANY5
	LAR1
	UD		DW#16#FF000000
	__ASSERT==	__ACCU 1,	DW#16#87000000
	L		B [AR1, P#0.0]
	__ASSERT==	__ACCU 1,	B#16#10	// S7
	L		B [AR1, P#1.0]
	__ASSERT==	__ACCU 1,	B#16#06	// DWORD
	L		W [AR1, P#2.0]
	__ASSERT==	__ACCU 1,	1	// count
	L		W [AR1, P#4.0]
	__ASSERT==	__ACCU 1,	50	// DB
	L		D [AR1, P#6.0]
	__ASSERT==	__ACCU 1,	P#DBX 10.0

	L		P##FCANY6
	LAR1
	UD		DW#16#FF000000
	__ASSERT==	__ACCU 1,	DW#16#87000000
	L		B [AR1, P#0.0]
	__ASSERT==	__ACCU 1,	B#16#10	// S7
	L		B [AR1, P#1.0]
	__ASSERT==	__ACCU 1,	B#16#04	// WORD
	L		W [AR1, P#2.0]
	__ASSERT==	__ACCU 1,	7	// count
	L		W [AR1, P#4.0]
	__ASSERT==	__ACCU 1,	0	// DB
	L		D [AR1, P#6.0]
	__ASSERT==	__ACCU 1,	P#DBX 20.2

	L		P##FCANY7
	LAR1
	UD		DW#16#FF000000
	__ASSERT==	__ACCU 1,	DW#16#87000000
	L		B [AR1, P#0.0]
	__ASSERT==	__ACCU 1,	B#16#10	// S7
	L		B [AR1, P#1.0]
	__ASSERT==	__ACCU 1,	B#16#05	// INT
	L		W [AR1, P#2.0]
	__ASSERT==	__ACCU 1,	1	// count
	L		W [AR1, P#4.0]
	__ASSERT==	__ACCU 1,	100	// DB
	L		D [AR1, P#6.0]
	__ASSERT==	__ACCU 1,	P#DBX 8.0

	L		P##FCANY8
	LAR1
	UD		DW#16#FF000000
	__ASSERT==	__ACCU 1,	DW#16#87000000
	L		B [AR1, P#0.0]
	__ASSERT==	__ACCU 1,	B#16#10	// S7
	L		B [AR1, P#1.0]
	__ASSERT==	__ACCU 1,	B#16#05	// INT
	L		W [AR1, P#2.0]
	__ASSERT==	__ACCU 1,	1	// count
	L		W [AR1, P#4.0]
	__ASSERT==	__ACCU 1,	100	// DB
	L		D [AR1, P#6.0]
	__ASSERT==	__ACCU 1,	P#DBX 8.0

	L		P##FCANY9
	LAR1
	UD		DW#16#FF000000
	__ASSERT==	__ACCU 1,	DW#16#87000000
	L		B [AR1, P#0.0]
	__ASSERT==	__ACCU 1,	B#16#10	// S7
	L		B [AR1, P#1.0]
	__ASSERT==	__ACCU 1,	B#16#06	// DWORD
	L		W [AR1, P#2.0]
	__ASSERT==	__ACCU 1,	2	// count
	L		W [AR1, P#4.0]
	__ASSERT==	__ACCU 1,	100	// DB
	L		D [AR1, P#6.0]
	__ASSERT==	__ACCU 1,	P#DBX 26.0

	L		P##FCANY10
	LAR1
	UD		DW#16#FF000000
	__ASSERT==	__ACCU 1,	DW#16#87000000
	L		B [AR1, P#0.0]
	__ASSERT==	__ACCU 1,	B#16#10	// S7
	L		B [AR1, P#1.0]
	__ASSERT==	__ACCU 1,	B#16#02	// BYTE
	L		W [AR1, P#2.0]
	__ASSERT==	__ACCU 1,	8	// count
	L		W [AR1, P#4.0]
	__ASSERT==	__ACCU 1,	100	// DB
	L		D [AR1, P#6.0]
	__ASSERT==	__ACCU 1,	P#DBX 34.0



	L		P##FCOUTANY1
	LAR1
	UD		DW#16#FF000000
	__ASSERT==	__ACCU 1,	DW#16#87000000
	L		B [AR1, P#0.0]
	__ASSERT==	__ACCU 1,	B#16#10	// S7
	L		B [AR1, P#1.0]
	__ASSERT==	__ACCU 1,	B#16#01	// BOOL
	L		W [AR1, P#2.0]
	__ASSERT==	__ACCU 1,	1	// count
	L		W [AR1, P#4.0]
	__ASSERT==	__ACCU 1,	0	// DB
	L		D [AR1, P#6.0]
	__ASSERT==	__ACCU 1,	P#M 98.1



	L		P##RET_VAL
	LAR1
	UD		DW#16#FF000000
	__ASSERT==	__ACCU 1,	DW#16#87000000
	L		B [AR1, P#0.0]
	__ASSERT==	__ACCU 1,	B#16#10	// S7
	L		B [AR1, P#1.0]
	__ASSERT==	__ACCU 1,	B#16#01	// BOOL
	L		W [AR1, P#2.0]
	__ASSERT==	__ACCU 1,	1	// count
	L		W [AR1, P#4.0]
	__ASSERT==	__ACCU 1,	0	// DB
	L		D [AR1, P#6.0]
	__ASSERT==	__ACCU 1,	P#A 97.6
END_FUNCTION


FUNCTION_BLOCK FB 1
	VAR_INPUT
		FBANY1		: ANY;
		FBANY2		: ANY;
		FBANY3		: ANY;
		FBANY4		: ANY;
		FBANY5		: ANY;
		FBANY6		: ANY;
		FBANY7		: ANY;
		FBANY8		: ANY;
		FBANY9		: ANY;
		FBANY10		: ANY;
	END_VAR
BEGIN
	L		P##FBANY1
	LAR1
	UD		DW#16#FF000000
	__ASSERT==	__ACCU 1,	DW#16#85000000
	L		B [AR1, P#0.0]
	__ASSERT==	__ACCU 1,	B#16#10	// S7
	L		B [AR1, P#1.0]
	__ASSERT==	__ACCU 1,	B#16#02	// BYTE
	L		W [AR1, P#2.0]
	__ASSERT==	__ACCU 1,	7	// count
	L		W [AR1, P#4.0]
	__ASSERT==	__ACCU 1,	0	// DB
	L		D [AR1, P#6.0]
	__ASSERT==	__ACCU 1,	P#M 10.0

	L		P##FBANY2
	LAR1
	UD		DW#16#FF000000
	__ASSERT==	__ACCU 1,	DW#16#85000000
	L		B [AR1, P#0.0]
	__ASSERT==	__ACCU 1,	B#16#10	// S7
	L		B [AR1, P#1.0]
	__ASSERT==	__ACCU 1,	B#16#01	// BOOL
	L		W [AR1, P#2.0]
	__ASSERT==	__ACCU 1,	13	// count
	L		W [AR1, P#4.0]
	__ASSERT==	__ACCU 1,	0	// DB
	L		D [AR1, P#6.0]
	__ASSERT==	__ACCU 1,	P#M 11.1

	L		P##FBANY3
	LAR1
	UD		DW#16#FF000000
	__ASSERT==	__ACCU 1,	DW#16#85000000
	L		B [AR1, P#0.0]
	__ASSERT==	__ACCU 1,	B#16#10	// S7
	L		B [AR1, P#1.0]
	__ASSERT==	__ACCU 1,	B#16#01	// BOOL
	L		W [AR1, P#2.0]
	__ASSERT==	__ACCU 1,	1	// count
	L		W [AR1, P#4.0]
	__ASSERT==	__ACCU 1,	0	// DB
	L		D [AR1, P#6.0]
	__ASSERT==	__ACCU 1,	P#M 12.2

	L		P##FBANY4
	LAR1
	UD		DW#16#FF000000
	__ASSERT==	__ACCU 1,	DW#16#85000000
	L		B [AR1, P#0.0]
	__ASSERT==	__ACCU 1,	B#16#10	// S7
	L		B [AR1, P#1.0]
	__ASSERT==	__ACCU 1,	B#16#06	// DWORD
	L		W [AR1, P#2.0]
	__ASSERT==	__ACCU 1,	8	// count
	L		W [AR1, P#4.0]
	__ASSERT==	__ACCU 1,	50	// DB
	L		D [AR1, P#6.0]
	__ASSERT==	__ACCU 1,	P#DBX 10.0

	L		P##FBANY5
	LAR1
	UD		DW#16#FF000000
	__ASSERT==	__ACCU 1,	DW#16#85000000
	L		B [AR1, P#0.0]
	__ASSERT==	__ACCU 1,	B#16#10	// S7
	L		B [AR1, P#1.0]
	__ASSERT==	__ACCU 1,	B#16#06	// DWORD
	L		W [AR1, P#2.0]
	__ASSERT==	__ACCU 1,	1	// count
	L		W [AR1, P#4.0]
	__ASSERT==	__ACCU 1,	50	// DB
	L		D [AR1, P#6.0]
	__ASSERT==	__ACCU 1,	P#DBX 10.0

	L		P##FBANY6
	LAR1
	UD		DW#16#FF000000
	__ASSERT==	__ACCU 1,	DW#16#85000000
	L		B [AR1, P#0.0]
	__ASSERT==	__ACCU 1,	B#16#10	// S7
	L		B [AR1, P#1.0]
	__ASSERT==	__ACCU 1,	B#16#04	// WORD
	L		W [AR1, P#2.0]
	__ASSERT==	__ACCU 1,	7	// count
	L		W [AR1, P#4.0]
	__ASSERT==	__ACCU 1,	0	// DB
	L		D [AR1, P#6.0]
	__ASSERT==	__ACCU 1,	P#DBX 20.2

	L		P##FBANY7
	LAR1
	UD		DW#16#FF000000
	__ASSERT==	__ACCU 1,	DW#16#85000000
	L		B [AR1, P#0.0]
	__ASSERT==	__ACCU 1,	B#16#10	// S7
	L		B [AR1, P#1.0]
	__ASSERT==	__ACCU 1,	B#16#05	// INT
	L		W [AR1, P#2.0]
	__ASSERT==	__ACCU 1,	1	// count
	L		W [AR1, P#4.0]
	__ASSERT==	__ACCU 1,	100	// DB
	L		D [AR1, P#6.0]
	__ASSERT==	__ACCU 1,	P#DBX 8.0

	L		P##FBANY8
	LAR1
	UD		DW#16#FF000000
	__ASSERT==	__ACCU 1,	DW#16#85000000
	L		B [AR1, P#0.0]
	__ASSERT==	__ACCU 1,	B#16#10	// S7
	L		B [AR1, P#1.0]
	__ASSERT==	__ACCU 1,	B#16#05	// INT
	L		W [AR1, P#2.0]
	__ASSERT==	__ACCU 1,	1	// count
	L		W [AR1, P#4.0]
	__ASSERT==	__ACCU 1,	100	// DB
	L		D [AR1, P#6.0]
	__ASSERT==	__ACCU 1,	P#DBX 8.0

	L		P##FBANY9
	LAR1
	UD		DW#16#FF000000
	__ASSERT==	__ACCU 1,	DW#16#85000000
	L		B [AR1, P#0.0]
	__ASSERT==	__ACCU 1,	B#16#10	// S7
	L		B [AR1, P#1.0]
	__ASSERT==	__ACCU 1,	B#16#06	// DWORD
	L		W [AR1, P#2.0]
	__ASSERT==	__ACCU 1,	2	// count
	L		W [AR1, P#4.0]
	__ASSERT==	__ACCU 1,	100	// DB
	L		D [AR1, P#6.0]
	__ASSERT==	__ACCU 1,	P#DBX 26.0

	L		P##FBANY10
	LAR1
	UD		DW#16#FF000000
	__ASSERT==	__ACCU 1,	DW#16#85000000
	L		B [AR1, P#0.0]
	__ASSERT==	__ACCU 1,	B#16#10	// S7
	L		B [AR1, P#1.0]
	__ASSERT==	__ACCU 1,	B#16#02	// BYTE
	L		W [AR1, P#2.0]
	__ASSERT==	__ACCU 1,	8	// count
	L		W [AR1, P#4.0]
	__ASSERT==	__ACCU 1,	100	// DB
	L		D [AR1, P#6.0]
	__ASSERT==	__ACCU 1,	P#DBX 34.0
END_FUNCTION_BLOCK


DATA_BLOCK DB 1
	FB 1
BEGIN
END_DATA_BLOCK
bues.ch cgit interface